快速發布采購 管理采購信息

曼联7号:EDA/PLD

  • Lantiq領先的語音電話芯片獲得基于Intel® PUMA™6的有線網關的設..

    2014-5-5
  • 5月5日消息,領先的寬帶接入和家庭聯網技術供應商領特公司(Lantiq)今日宣布:其DUSLIC™-xT語音線路解決方案已獲得認證,被集成在基于Intel® PUMA™ 6系統級芯片(SoC)的有線電視線纜網關之中。需要特別說明的是,DUSLIC-xT驅動軟件已經被集成到Intel的線纜產品軟件開發套件(SDK)中,同時Lantiq的電話接口子卡(TID card)參考設計已經通過Puma 6 平臺的兼容...
  • BittWare發布SP/S4AM用于Stratix FPGA的信號處理

    2013-6-6
  • 近日,BittWare推出Stratix FPGA的信號處理AMC卡SP/S4AM。SP/S4AM信號處理的高級夾層卡采用ALTERA Stratix IV GX FPGA和4個SFP/SFP+光纖收發器,支持光纖通道,吉比特以太網,SONET,CPRI和OBSAI。 該卡還具有一個完整的主機/控制橋,10 /100以太網,吉比特以太網,兩排DDR3 SDRAM,兩排QDRII+ SRAM,以及用于啟動FPGA的閃存存儲器。 該卡的4個...
  • 賽靈思高性能40nm Virtex-6 FPGA系列通過驗證

    2013-6-6
  • 賽靈思公司(XILINX, Inc.)與半導體代工廠商聯華電子( UMC)共同宣布,采用聯華電子高性能40nm工藝的Virtex-6 FPGA,已經完全通過生產前的驗證。這是雙方工程團隊為進一步提升良率、增強可靠性并縮短生產周期而努力合作的成果。Virtex-6系列通過生產驗證, 意味著聯華電子繼2009年3月發布首批基于40nm工藝的器件后,正式將該工藝轉入量產。 “對于我們長期代工合作伙伴聯華電子持續的執行能力, 我們給予高度評價,...
  • Actel擴展Core8051處理器支持Axcelerator和IGLOO系列FPGA

    2013-6-6
  • Actel 宣布擴展 Core8051處理器以支持其高可靠性Axcelerator 及低功耗 IGLOO® 系列FPGA,繼續為嵌入產品設計人員提供高性能解決方案。愛特公司通過擴大Core8051的支持范圍,使得開發便攜嵌入應用的設計人員能夠充分利用基于8051處理器的強大的開發生態系統和豐富的代碼資源,并全面發揮Actel FPGA的靈活性優勢。 Core8051是ASM51兼容的8位微控制器內核,運行標準8051處理器程序。...
  • Altera Stratix IV E FPGA開發套件具530K邏輯單元FPGA

    2013-6-6
  • ALTERA公司日前宣布推出其面向 Stratix IV FPGA 的最新開發套件。Stratix IV E FPGA 開發套件具有業界最高密度、最高性能的 FPGA。該套件為用戶提供了全面的設計環境,其中包括迅速開始其高密度原型產品設計所需的硬件和軟件。 Stratix IV E FPGA 開發套件基于高性能、高密度的 Stratix IV EP4SE530 FPGA。該 FPGA 具有 530K 邏輯單元 (LE),比當前市場上同類...
  • Altium發布NanoBoard 3000 FPGA開發板的部署外殼產品

    2013-6-6
  • 日前,Altium 宣布為其最新 NanoBoard 3000 FPGA 開發板添加即時部署選項。設計人員將無需創建定制的 PCB,便可使 FPGA 設計直接從概念創建過程進入部署實施階段。 在不到沖泡并品嘗一杯咖啡的時間內,使用部署選項便可幫您完成工作,設計人員只需將 NanoBoard 3000 放入 Altium 自主設計的各種新型外殼中即可。 使用它們的??榛峁?,設計人員可以使用如下眾多方式快速部署放置于 NanoBoard...
  • 賽靈思推出高性能EasyPath-6 FPGA

    2013-6-6
  • 賽靈思公司宣布隆重推出EasyPath-6 FPGA,該產品為高性能 FPGA 進入量產器件提供了六周內即可實現的總成本最低、風險最小的的解決方案, 在所有FPGA降低成本解決方案中轉入量產時間最快。新款 EasyPath FPGA 無最低訂購量限制,讓客戶可根據最終市場需求下訂單,且成本較購買等量的 FPGA 低 35%。 此外,雖然大多數成本降低的方案會讓設計選項受到限制,迫使客戶接受未經優化的部件或封裝, 然而 EasyPath-...
  • Altera推出Cyclone IV GX/E FPGA系列

    2013-6-6
  • ALTERA拓展其成功的Cyclone FPGA系列并延續其收發器技術領先優勢,于近日發布了Cyclone IV FPGA新系列。在移動視頻、語音和數據訪問以及高質量3D圖像對低成本帶寬需求的推動下,Cyclone IV FPGA系列增加了對主流串行協議的支持,不但實現了低成本和低功耗,而且還提供豐富的邏輯、存儲器和DSP功能。 Cyclone IV FPGA系列有兩種型號。Cyclone IV GX器件具有150K邏輯單元(LE)、6...
  • 基于FPGA的智能儀器遠程控制系統設計

    2011-4-14
  • 摘 要: 為實現智能儀器的遠程控制, 提高控制系統的速度, 采用現場可編程門陣列( FPGA) 芯片、USB 芯片等實現了智能儀器遠程控制系統的設計。重點介紹RS 232 與USB 的接口轉換原理及FPGA 程序設計和仿真。系統采用先入先出存儲器和有限狀態機實現了RS 232 與USB 的接口轉換, 并實現上位機的控制、數據處理等功能。系統可大大減少上位機的工作量, 不僅可以用于實驗室也可應用在工業生產中。 目前智能儀器已廣泛應用于科...
  • 一種多路圖像采集系統的軟件設計

    2011-4-6
  • 工業現場因為環境復雜,實時性要求高,常常需要對一處或多處重要位置同時進行監控,且能夠在需要時切換其中一幅畫面全屏顯示。這就要求設計一種實時視頻監控系統,既能夠滿足工業現場應用的特殊環境,具有體積小、功耗低、可定制的特點,又能夠對多點進行同時采集和同屏顯示以及對其中的一路進行切換。 國內現有的視頻監控方案一般是采用CCD攝像頭+視頻解碼芯片(如SAA7113H/ADV7181B)+FPGA/CPLD+DSP的模式實現,其中視頻解碼芯片用...
  • 基于FPGA的寬帶數字信道化接收機的設計

    2011-4-6
  • 現代電磁信號環境越來越復雜密集,要求電子戰接收機必須具有很寬的處理帶寬、高靈敏度、大動態范圍、多信號并行處理和大量信息實時處理的能力。而數字信道化接收機不僅可以較好地滿足上述要求,還可實現監視信道內信號的全概率截獲。 數字信道化過程是寬帶數字接收機的核心,目前廣泛采用基于多相濾波的數字信道化結構。這種結構先用高速的模數轉換器(A/D)進行數據采樣,得到的高速數據流經抽取降低數據速率后進入多相濾波器組,該濾波器組是由一個原型濾波器調制到...
  • CPLD的串口電路設計

    2011-3-29
  • 一、硬件電路設計 本文選用CPLD 是ALTERA 公司的EPM240T100,結合MAX232.html" target="_blank" title="MAX232">MAX232 接口芯片進行串口通信設計,框圖如下圖1 所示。 圖1 CPLD串口通信??橛布杓?二、VHDL程序??檣杓萍懊枋?使用VHDL 對CPLD 進行編程,設計3 個???,波特率發生???,接收器,發送器。 1.波特率發生???波特率發生器實際是一個分頻器...
  • 基于FPGA的8PSK軟解調的研究與實現

    2011-3-28
  • 摘 要:先分析了8PSK 的軟解調原理,針對最優的對數似然比(LLR)運算復雜度較高的特點,選用了相對簡化的最大值(MAX)算法作為可編程邏輯門陣列(FGPA)硬件平臺實現方案。隨后,通過QUARTUS II 仿真平臺對8PSK 軟解調器進行了硬件描述語言(VHDL)的設計實現和功能仿真,并通過與LDPC 譯碼??榧讀贏ltera 公司的STratix II 系列FPGA 芯片上完成最終測試。通過與MATLAB 仿真結果進行比較,驗...
  • 多碼率QC-LDPC譯碼器設計與實現

    2011-3-25
  • 摘 要:低密度奇偶校驗碼(LDPC)是目前最有效的差錯控制手段之一,而其中準循環LDPC 碼(QC-LDPC)應用最為廣泛。提出了一種通用的多碼率QC-LDPC 譯碼器設計方法,并在FPGA 上完成了實現和測試。測試結果表明,該多碼率譯碼器在資源占用不超過2 種碼率譯碼器資源之和的前提下能夠有效支持至少3 種碼率;且工作時鐘在110 MHZ 時,固定迭代次數為16 次,該譯碼器的吞吐率能保持在110 Mb/s 以上。 0 引言 LDP...
  • 基于FPGA的部分響應CPM信號解調器的設計

    2011-3-23
  • 在現有的民用、軍用通信系統的眾多應用領域中,為了實現高速率數據傳輸,提高頻譜利用率,必須采用帶寬效率更高的編碼、調制技術。在眾多的調制方式中,連續相位調制信號(CPM 信號)具有恒包絡特性,它用于承載信息的相位軌跡連續變化,因此該類信號擁有較高的帶寬效率?;贑PM信號的恒包絡、帶寬緊湊和能量利用率高等優點,近幾年來,它受到廣泛的研究與應用。 文中分析了二進制,部分響應L=2 的連續相位調制方式,提出了一種該調制方式下解調器的FPGA...
  • 基于FPGA的高性能DAC芯片測試與研究

    2011-3-23
  • D/A 轉換器作為連接數字系統與模擬系統的橋梁,不僅要求快速、靈敏,而且線性誤差、信噪比和增益誤差等也要滿足系統的要求[1]。因此,研究DAC 芯片的測試方法,對高速、高分辨率DAC 芯片的研發具有十分重要的意義。 目前,波形測量和分析協會已提出了DAC 測試的技術標準IEEE Std.1057,里面的術語和測試方法為DAC 測試提供了更多的參考。傳統的標準測試只適于信號發生器、示波器等測試儀器,但是測試精度不高;大規模芯片測試時則使...
  • 基于FPGA的IEEE-1394b雙向數據傳輸系統設計

    2011-3-21
  • 隨著IEEE Std 1394-1995技術的高速發展,IEEE 1394已經成為眾多電子設備基本的外部接口。然而,要進一步擴展它的適用領域,就必須克服其接口被限制工作在較短距離以及不適用于較高數據傳輸率的缺陷。IEEE Std 1394b-2002作為其修訂版本支持800 Mb·s-1傳輸速率,且中繼距離長達100m。它將原來的DS(Data-Strobe)編碼方式改進為8B/10B編碼方式,這對于1394性能的改進起著決定性作用。...
  • 一種改進型的時分多址的實現方法

    2011-3-17
  • 隨著現代通信技術的發展,各種多址技術在日常生活中的應用正變得越來越廣泛。所謂多址技術,是指許多用戶同時使用同一頻譜,采用不同的處理技術,使不同用戶信號之間互不干擾地被分別接收和解調。多址技術分為頻分多址(FDMA)、碼分多址(CDMA)、時分多址(TDM-A)。頻分多址是以不同的頻率信道實現通信,碼分多址是以不同的代碼序列實現通信,而時分多址是以不同的時隙實現通信,它是一種實現共享傳輸介質或網絡的通行技術。 時分多址技術把時間分割成周...
  • 基于FPGA的脈沖分頻技術研究

    2011-3-16
  • 摘要:為了對運動控制系統中的脈沖進行精確控制以減少累計誤差,需要對脈沖進行分、倍頻和合成處理。介紹了通用的各種形式分頻器的實現方法,給出了在Altera公司的CyclONe II系列EP2C8Q208C8型號FPGA芯片上實現的電路原理圖和測試結果,驗證了設計的正確性和可行性。由于設計采用了參數化的方法,因此具有廣泛的應用價值。 1概述 運動控制系統中經常需要各軸同步聯動,采用電子齒輪技術能很好的解決精確控制問題和消除誤差,因此具有廣...
  • 一種新型的正弦信號發生器的設計與實現

    2011-3-16
  • 摘要:為精確地輸出正弦波、調幅波、調頻波、PSK、ASK等信號及保證信號的高可靠性,設計出一種新型的正弦信號發生器。該正弦信號發生器以可編程邏輯器件CPLD和單片機AT89S52為基礎,采用數字頻率合成DDS技術實現頻率合成功能,結合高速D/A器件AD9713使得輸出頻率維持在1 k~10 MHz范圍內,步進為100 Hz,且通過對CPLD采用相應的數字控制算法實現調頻FM,調幅AM和鍵控PSK、ASK數字調制功能。測試結果表明,設計...
  • 基于FPGA+DSP的雷達高速數據采集系統的實現

    2011-3-16
  • 摘要:激光雷達的發射波及回波信號經光電器件轉換形成的電信號具有脈寬窄,幅度低,背景噪聲大等特點,對其進行低速數據采集存在數據精度不高等問題。同時,A/D轉換器與數字信號處理器直接連接會導致數據傳輸不及時,影響系統可靠性、實時性。針對激光雷達回撥信號,提出基于FPGA與DSP的高速數據采集系統,利用FPGA內部的異步FIFO和DCM實現A/D轉換器與DSP的高速外部存儲接口(EMIF)之間的數據傳輸。介紹了ADC外圍電路、工作時序以及D...
  • 基于CPLD和MT8880的遠程控制及播音系統設計

    2011-3-14
  • 摘要: 介紹了一種基于CPLD和MT8880的遠程控制及語音通信的解決方案。給出了系統的原理框圖和關鍵電路, 并對關鍵電路的工作原理進行了說明; 最后給出了系統主機控制器中關鍵??櫚腝UARTUS II設計圖及基于VHDL語言的MT8880收發程序源代碼。 0 引言 DTMF傳輸具有很強的抗干擾能力, 故可廣泛用于電話通信系統, 也可以在數據通信系統中用來實現各種數據流和語音等信息的遠程傳輸。 本文介紹的廣播、對講系統就是基于DTMF...
  • 數字基帶傳輸系統的FPGA 設計與實現

    2011-3-11
  • 摘要: 為了提高系統的集成度和可靠性, 降低功耗和成本, 增強系統的靈活性, 提出一種采用非常高速積體電路的硬件描述語言( VH DL 語言) 來設計數字基帶傳輸系統的方法。詳細闡述數字基帶傳輸系統中信號碼型的設計原則, 數字基帶傳輸系統中信號編碼原理和譯碼原理; 采用硬件描述語言來設計數字基帶信號編碼器和譯碼器并進行仿真; 采用原理圖設計方法設計數字基帶傳輸系統并仿真; 整個系統的設計在QuartusⅡ平臺上完成, 并在Altera...
  • 基于Max+ PlusⅡ 的PCM30 /32路系統仿真

    2011-3-11
  • 摘 要:PCM 是將模擬信號變換成數字信號的常用方法。為了研究PCM30⁄32 路系統的發端時序與幀結構,采用Max+ Plus Ⅱ設計出了該系統的電路圖,并在Max+ Plus Ⅱ中對該電路進行了仿真。仿真結果表明,PCM 30⁄32 路系統共包含32 路信息,其中包含30 路話音信號和兩路同步信息,每一路信息可以由D1~ D8 八位PCM 編碼表示。該軟件使用簡單,操作靈活,支持的器件多,設計輸入方法靈活。...
  • 基于FPGA的視頻格式轉換系統設計

    2011-3-11
  • 摘 要: 針對電視制式PAL /NTSC 信號輸出VGA 顯示格式的解決辦法,詳細講述了基于FPGA 視頻格式轉換系統的設計實現。采用Cyclone Ⅲ系列的EP3C184C6作為核心處理器件,實現了NTSC /PAL制式視頻的解碼、色空間轉換( CSC)、幀速率轉換和隔行逐行轉換、縮放、視頻DAC 轉換,最終實現分量R、G、B的VGA 視頻格式的視頻輸出,分辨率可達1 600 × 1 [email protected] 100 Hz。 1 系統設計 設計使用...
  • 基于FPGA的大動態數控AGC系統設計

    2011-3-9
  • 隨著軟件無線電技術和FPGA、DSP、AD 等技術的高速發展,數字接收機的應用日益廣泛。為了擴大數字接收機的ADC 動態范圍,廣泛采用了自動增益控制(AGC) ,使接收機的增益隨著信號的強弱進行調整,其性能的好壞直接影響著接收機能否高質量穩定接收。傳統的AGC 電路大都采用模擬電路,但由于模擬AGC 缺乏智能性,難以實現復雜的控制算法,且精度不高,調試復雜。這里介紹了一種基于FPGA 和數控VGA 芯片AD8370 的數字自動增益控制...
  • 基于FPGA 的衛星便攜站的同步數字復接器的設計

    2011-3-4
  • 在便攜式數字衛星通信系統中,為了擴大傳輸容量和提高傳輸效率,滿足同時傳輸幾種業務的需求,通常采用時分復用的方法,將若干個低速數字碼流按一定格式合并成一個高速數據碼流,以便在一條信道中傳輸,使各個業務信號互相不產生干擾,實現此功能的設備就是數字復接系統。 便攜式衛星通信,要求實現平臺集成度高、速度快、功耗小、體積小和成本低。現場可編程門陣列(FPGA) 在結構上由邏輯功能塊排列為陣列,并由可編程的內部連線連接這些功能塊,來實現一定的邏輯...
  • 基于FPGA 與VHDL 的微型打印機的驅動設計

    2011-3-4
  • 摘 要:為了取代傳統利用單片機驅動微型打印機,使用Alt era 公司的FPGA 芯片EP3C25Q240C8N 設計驅動打印機的硬件控制電路,并正確控制微型打印機的工作時序。軟件使用硬件描述語言VH DL 實現對微型打印機的時序控制,并通過Quar tus 軟件平臺下載到FPGA 調試通過,證明該方法行之有效,完全可以取代傳統利用單片機來驅動微型打印機,且抗干擾性好,可靠性高,具有較強的可移植性。 0 引 言 FPGA 即現場可編程...
  • 2011-3-2

  • 本文給出的視頻采集和顯示??樵諫杓剖?,選取分辨率為768×494像素的NTSC制式, 并選用輸出像素為640×480的CCD攝像頭; FPGA選取Altera CyclONeⅡ系列Ep2c35F672c36 (內含35000個邏輯單元); 主動串行配置器件為Epcs16; 可配置VGA DAC ADV7123 ( 內含3 個10 位高速DAC)及VGA輸出口, 同時支持NTSC和PAL制式的視頻解碼器ADV7181及RCA視頻輸入接口...
  • 基于FPGA的語音存儲與回放系統設計

    2011-3-1
  • 1 設計要求 設計并制作一個數字化語音存儲與回放系統,其示意圖如圖1所示。 圖1 數字化語音存儲與回放系統示意圖 (1)放大器1的增益為46dB,放大器2的增益為40dB,增益均可調; (2)帶通濾波器:通帶為300Hz~3.4kHz; (3)ADC:采樣頻率fs=8kHz,字長=8位; (4)語音存儲時間≥10s; (5)DAC:變換頻率fc=8kHz,字長=8位; (6)回放語音質量良好。 不能使用單片語音專用芯片實現本系統。 ...
  • 基于CPLD的交通控制系統設計

    2011-2-23
  • 摘 要:本文介紹了交通路口感應控制的原理、設計思路,利用可編程邏輯器件CPLD,實現基于VHDL 語言編寫的交通燈控制系統。該系統通過外部輸入信號可方便地設定交通燈的延遲時間,使交通燈控制數字電路設計得到了優化,提高了系統的靈活性、可靠性和可擴展性。 1 引言 進入2 1 世紀, 歐美等發達國家提出了塑造全新的數字化城市的設想, 其概念上是要以數字化信息為基礎建立起新的城市模型用來適應信息時代的發展和要求。 城市交通作為城市組成最重要...
  • 一種基于FPGA 的嵌入式塊SRAM 的設計

    2011-2-23
  • 摘要:文章中提出了一種應用于FPGA 的嵌入式可配置雙端口的塊存儲器。該存儲器包括與其他電路的布線接口、可配置邏輯、可配置譯碼、高速讀寫電路。在編程狀態下,可對所有存儲單元進行清零,且編程后為兩端口獨立的雙端存儲器。當與FPGA 其他邏輯塊編程連接時,能實現FIFO 等功能?;?.5V 電源電壓、chart 0.22 μm CMOS 單多晶五鋁工藝設計生產,流片結果表明滿足最高工作頻率200MHz,可實現不同位數存儲器功能。 1 引...
  • FPGA 電路動態老化技術研究

    2011-2-22
  • 摘要:近年來,隨著FPGA 電路在軍工和航天領域的廣泛應用,用戶對FPGA 電路的可靠性要求也越來越高。在集成電路的可靠性估試驗中,動態老化試驗是最重要的試驗之一,FPGA 動態老化技術的實現可以提高FPGA 電路的可靠性。文章通過研究FPGA 電路內部結構和功能???,討論FPGA 電路加載配置過程的原理和流程,通過對動態老化和靜態老化的對比試驗和結果分析,研究出FPGA 電路動態老化試驗方法,并在工程實踐中得到了成功實現和應用。 1...
  • 基于多相濾波的數字接收機的FPGA實現

    2011-2-21
  • 0 引言 信道化接收機是在并行多通道接收機基礎上提出的全概率頻分信道化接收機,它克服了多部接收機并行工作、多通道 下變頻等方案具有的設備復雜,各通道性能不一致和可靠性差的缺點。數字信道化接收機具備大的瞬時帶寬、較高的靈 敏度、大的動態范圍,能夠檢測和處理同時到達的信號、準確的參數測量能力和一定的信號識別能力。直接信道化接收 機的運算量大且輸出速率與采樣速率相同,實現困難,后續處理的壓力很大,高速ADO與慢速信號處理器(FPGA,DSP...
  • 基于CPLD和AD9857的數字化多模式調制單元設計

    2011-2-17
  • 摘要: 介紹了一種跟蹤雷達數字化多模式調制單元的設計方案, 給出了使用CPLD和DDS芯片AD9857 (數字正交上變頻器) 來生成調制信號的實現方法, 同時以脈內相位編碼信號和非線性調頻信號為例, 給出了其軟件實現方法, 最后還給出了實測信號波形。 0 引言 由于微電子和數字電路的飛速發展以及武器系統速度和性能的大幅提高, 系統對雷達、導航、電子測量等領域內設備的頻率范圍、分辨率、頻率轉換時間、信號形式多樣化等指標也提出了更高的要求...
  • 基于FPGA的智能營區防沖擊系統設計

    2011-2-16
  • 0 引言 近年來,國際國內安全形勢不容樂觀,恐怖活動呈上升趨勢。因種種問題沖擊政府、軍隊、企業的事件逐年增多,其中就有恐怖分子利用汽車為作案工具攜帶爆炸裝置沖入目標單位引爆,造成傷亡的案例。如何才能對犯罪嫌疑車輛實施迅速有效的設卡攔截,給公安、武警提出了新的課題,提高智能攔截性已經是當務之急。通過調研發現,國內大多數營區的營門安防措施較為單一,防御車輛沖擊設備基本為減速帶、阻車釘等,而且阻車釘均為有線、或無線??厥醬シ?。由于恐怖活動事...
  • 用Verilog HDL進行可綜合RTL設計概述

    2011-2-15
  • 1 前言 由于Verilog HDL硬件描述語言語法靈活、易懂,非常接近c語言的風格,所以逐漸成為集成電路設計領域中最為流行的設計語言。正是由于硬件描述語言的出現,才使得大規模、超大規模、特大規模、甚至千萬門系統級SOC設計成為可能。 2 可綜合RTL描述 Verilog HDL硬件描述語言既可以用于行為級建模,又可以用于RTL級建模,還可以用于可綜合的RTL級建模。設計工程師可以根據自己的需要來選擇不同的建模方式。在項目初期,設計工...
  • 基于SOPC的數據采集與處理系統設計

    2011-1-27
  • 摘要:基于礦井地震勘探中對數據采集與處理的高性能要求,本文采用SOPC (可編程片上系統)技術設計了多通道數據采集與處理系統。系統采用24位模數轉換芯片實現高精度數據采集;利用FPGA可并行運算的特點,實現數據信號的并行處理。系統設計靈活,具有便攜性及同步性特點。該系統成功應用到礦井地震勘探中,得到了良好的效果。 煤炭是事關國民經濟可持續發展的基礎產業,隨著國民經濟的發展,各個行業對煤炭的需求量不斷增加,如何保障煤炭生產的安全高效和可...
  • 一種音頻交換混合矩陣設計與實現

    2011-1-26
  • 音頻交換混合矩陣是各種會議、演播、指揮系統的核心設備,連接不同的音頻輸入、輸出設備,實現音頻的交換及混合功能,并實現音頻信號的控制與調度。 傳統的音頻矩陣通?;諛D飪氐緶飛杓?,設計復雜,實現難度較大,不適合構建中大規模交換矩陣。而且,大多數矩陣不具備音量調節及信號混合功能,需要配合調音臺、信號混合器設備使用。 本文提出一種基于FPGA ( Field ProgrammableGate Array)的音頻交換混合矩陣的設計方案。該方...
  • 基于FPGA+ DSP的實時圖像處理系統設計與實現

    2011-1-19
  • 摘 要: 針對圖像處理系統計算量大、實時性高和體積小的要求, 研制了一種以DSP為主處理器FPGA 為輔處理器的高性能實時圖像處理系統。利用這兩種芯片的各自特點, 將算法分成兩部分分別交由FPGA 和DSP處理, 大大提高了算法的效率。系統具有結構簡單易于實現和運用方便靈活的特點, 加載上相應的程序之后能實現對所獲取的圖像跟蹤、識別和匹配等處理方法。詳細說明了系統的設計思路和硬件結構, 并在硬件系統上進行了算法仿真及實驗驗證。實驗結果...
  • 基于FPGA的多功能空調控制器設計

    2011-1-6
  • 1 引言 今年八月,以格力“睡夢寶”臥室空調為代表的一批性能卓越,設計人性化的空調一經上市,就吸引了大批消費者的目光,但其居高不下的價格卻也讓很多普通的消費者望而卻步。 空調市場的高價位,除了商家基于利潤的考慮之外,一個很重要的原因,就是在空調的研發過程中所投入的巨額經費。以格蘭仕為例,公司每年拿出的科研獎勵基金就高達1000萬元,其投入的研發經費之巨也就不難想象。如何降低設計成本,縮短研發周期,規避前期風險投資已成為空調產業發展所面...
  • 2011-1-4

  • EDA技術是以計算機為工具完成數字系統的邏輯綜合、布局布線和設計仿真等工作。電路設計者只需要完成對系統功能的描述,就可以由計算機軟件進行系統處理,最后得到設計結果,并且修改設計方案如同修改軟件一樣方便。利用EDA工具可以極大地提高設計效率。 利用硬件描述語言編程來表示邏輯器件及系統硬件的功能和行為,是EDA設計方法的一個重要特征。VHDL(Very High Speed Integrated Circuit Hardware Desc...
  • 基于VHDL的2FSK調制解調器設計

    2010-12-31
  • 摘 要:在數字通信系統中,數字調制與解調技術占有非常重要的地位。文中介紹了FSK調制解調的基本原理,用VHDL語言實現了2FSK調制解調器的設計,整個系統設計在MAX+plusII開發平臺上進行編譯仿真,最后在EPM7032LC44-15目標芯片上實現。仿真結果表明此設計方案是可行的,系統具有較高的實用性和可靠性。 0 引言 在通信系統中,基帶數字信號在遠距離傳輸,特別是在有限帶寬的高頻信道如無線或光纖信道上傳輸時,必須對數字信號進行...
  • 基于FPGA的可編程電阻的設計

    2010-12-30
  • 摘 要:現在市場上的各種電阻和電阻箱有不足之處,不能滿足一些研發場所的要求,為了解決這一問題,本文介紹一種基于FPGA的可直接輸入阻值提供不同電阻的設計方法。FPGA通過控制繼電器的吸合,從而確定與其并聯的電阻的接入與否,最后通過電阻的疊加得到不同阻值。介紹了該設計的工作原理及軟件設計思想,并有部分仿真結果。 這種設計使用8421編碼原則和硬件描述語言,減少了一些元器件的使用。相比于市場上的產品,其穩定性更高,抗干擾性更強,體積也更小...
  • 基于FPGA 和PCI 的高精度測速板卡的設計與實現

    2010-12-30
  • 摘 要: 經典的碼盤數字測速方法有M 法、T 法、M⁄T 法,但都有一定的不足。為了克服原有方法的不足,設計并實現了一種在較大速度范圍都有良好精度和良好快速性的測速方法。電路采用FPGA 實現,測速得到的數據通過PCI 總線從設備控制器實現與控制計算機通信。從而根據實際傳輸的需要,簡化了PCI 從設備控制器,實現了PCI 總線I⁄O 普通讀與猝發讀數據的功能。 0 引 言 增量式碼盤是一種原理簡單,抗干擾能力強...
  • 基于CPLD 的多路數據采集系統的設計

    2010-12-28
  • 摘 要:隨著數字化生活的到來, 數據采集系統在日常生活中的應用越來越顯著。模擬信號和數字信號之間的轉換已成為計算機控制系統中不可缺少的環節。較傳統數據采集系統, 以可編程邏輯器件實現的數據采集系統具有時鐘頻率高,內部延時小, 速度快, 效率高, 組成形式靈活等特點。 數據采集系統具有極強的通用性, 可廣泛應用于軍事、工業生產、科學研究和日常生活中。隨著計算機的普及, 數據采集系統在日常生活中的應用越來越顯著。 由于基于DSP 芯片的高...
  • 基于MAX+ PLUS 的十進制計數器的設計

    2010-12-22
  • 摘 要: MAX+ PLUS Ⅱ 軟件是一種易學易用的設計開發環境, 它在數字電路設計中的應用越來越廣泛?;詿?, 首先介紹了MAX + PLUS Ⅱ 軟件常用的設計輸入方法; 其次設計了十進制計數電路, 并用MAX + PLUS Ⅱ軟件對電路進行了仿真; 最后將該電路圖下載到實驗箱驗證了其功能的正確性。 0 引言 MAX+ PLUS Ⅱ 開發系統是易學易用的完全集成化的設計開發環境。目前已發行10.0 版本。該軟件與LATTICE公...
  • 基于FPGA 的諧波電壓源離散域建模與仿真

    2010-12-22
  • 摘要: 用于電能計量的諧波電壓源要求具有很強的諧波合成能力,因此,對采樣頻率要求較高。目前,絕大多數諧波電壓源裝置采用DSP 作為控制芯片。DSP 雖然有著很強的信號處理能力,但其采樣率不高,不能滿足電能計量用諧波電壓源采樣精度的要求。對此,提出了將FPGA 應用于諧波電壓源的研究中,采用基于SPWM 的雙閉環PI控制策略,在VHS-ADC 高速信號處理平臺上搭建離散域控制模型并進行仿真。仿真結果表明,輸出波形穩定,具有較小的畸變率,...
  • 一種基于FPGA 的驅動接口電路的設計

    2010-12-21
  • 摘要: 針對在自動控制系統設計領域和通信領域中有著廣泛運用的AD7862芯片, 介紹了一種基于FPGA 的驅動接口電路的設計。闡述了AD7862的特點及基本功能, 以及基于這些功能特點的驅動時序, 并以此時序為基礎在FPGA 芯片中實現了AD7862 的驅動電路。給出了主要的VHDL代碼以及最終的仿真測試結果, 實現了對AD7862芯片的穩定可靠驅動, 同時也驗證了所設計驅動電路的正確性。 0、引言 在自動控制的很多應用場合, 都需要...
  • 2010-12-20

  • 摘要: 為了在不增加CPU 工作負擔的前提下,實現標準鍵盤和矩陣鍵盤雙鍵盤同時工作,提出了一種基于復雜可編邏輯器件(CPLD)的矩陣鍵盤掃描方案,實現了在矩陣鍵盤狀態控制下CPLD 自動完成鍵盤掃描、編碼、輸出的功能,CPU 通過定時器中斷服務程序定時查詢矩陣鍵盤狀態,并將按鍵值直接送入鍵盤緩沖區,供其他程序使用。 給出了CPLD 部分??櫚腣HDL 語言實現和仿真波形。在矩陣鍵盤的掃描、編碼、輸出完全不需CPU 控制的前提下,實現標...
技術文章分類
最新技術文章
風扇3223/風扇3224/風扇32.. 3955個全橋pwm微步進電動機驅動器 風扇5645 帶單線接口的LED指.. AD5263是業界第一個四通道256.. X5045帶4k spi eepro.. XCF01S用于與xilinx高級壓.. FPF2163/4/5型 限流可調.. FPF2500-FPF2506型 .. AD7533是CMOS低成本, 1.. XC9500XL系列是一個3.3V .. AD9754是TXDAC系列高性能、.. XC18V00 PROM系列推薦用于.. AD7776、AD7777和AD77.. 風扇7710 緊湊型熒光燈鎮流器控.. AD636是一種低功耗單片集成電路低.. FDMF8705型 驅動加場效應管.. YB1210是一種超低噪聲、低靜態電.. ​YB1230是一系列低.. FAN3216/風扇3217 雙2.. FMS6407系統 可選擇的三重視.. AD588由一個埋入式齊納二極管基準.. ADS901是一種高速流水線模數轉換器 W3030是一個單片集成電路 W3020是一款高度集成的GSM收發器 FOD3181航班 0.5a輸出電.. FMS6346型 六通道,六階SD.. MPLAB過渡插座 ADSP-TS201S TIGERS.. AD592是一個雙端單片集成電路溫度.. CMOS SCC串行 通信控制器 風扇5665 高效、自適應電荷泵5.. fsfm260n/fsfm261n/.. AD9835是50兆赫直接數字合成器.. ADS834是16位,4通道串行輸出.. 帶內部開關的ZXLD1362 1A .. Z8L180 SL1919 增強型Z.. 風扇73892 三相半橋門極驅動集.. 風扇5354 3MHz,3A同步降.. AD8610/AD8620是一種非常.. AD75 33是CMOS低成本,10.. VSP2262數碼相機用ccd信號處.. VN06SP高端智能功率固態繼電器 FL6961航班 單級反激與邊界模.. FDMF6704A-XSTM DRM.. AD5259是非易失性,I2C兼容2.. AD865X系列由高精度、低噪聲、低.. VIPer100-E SMPS初級IC vsp2212是一個完整的混合信號ic FAN2013-2A低電壓電流模式 .. FAN5608 帶電流調節的串行/..