快速發布采購 管理采購信息

2013年欧冠皇马vs曼联:4-kbit鐵電隨機存取存儲器

時間:2019-9-11, 來源:互聯網, 文章類別:元器件知識庫

瓦伦西亚曼联 www.rxlibr.com.cn 特征

邏輯上4-kbit鐵電隨機存取存儲器(F-RAM)按512×8組織高耐久性10萬億(1013)讀/寫121年數據保留期(見數據保留和耐久表)nodelay™寫入先進的高可靠性鐵電工藝非??燜俚拇型馕Ы涌冢⊿PI)最高14兆赫頻率直接替換串行閃存和EEPROM的硬件支持SPI模式0(0,0)和模式3(1,1)復雜的寫?;し槳甘褂瞇幢;ぃ╓P)引腳的硬件?;な褂瞇唇彌噶畹娜砑;?/4、1/2或整個陣列的軟件塊?;さ凸?a href="//www.rxlibr.com.cn/3/300.html" title="300產品參數、文檔資料和貨源信息" target="_blank">300μA 1 MHz時的有功電流10μA(典型值)在+85℃下的備用電流■電壓操作:VDD=4.5 V至5.5 V汽車-E溫度:–40°C至+125°C■8針小外形集成電路(SOIC)封裝符合AEC Q100 1級標準符合有害物質限制(RoHS)

功能描述

FM25040B是一個4-kbit非易失性存儲器,采用先進的鐵電工藝。鐵電隨機存取存儲器或f-ram是非易失性的,執行讀寫操作。類似于公羊。它提供121年可靠的數據保留同時消除復雜性、開銷和系統級別串行閃存、eeprom和其他原因引起的可靠性問題非易失性記憶。與串行閃存和eeprom不同,fm25040b執行寫操作以公共汽車速度行駛。不會造成寫入延遲。數據是在每個字節之后立即寫入內存數組已成功傳輸到設備。下一班車可以無需數據輪詢即可開始。另外,與其他產品相比,該產品具有相當大的寫持久性非易失性記憶。FM25040B能夠支持1013個讀/寫周期,或比EEPROM。這些功能使fm25040b成為非易失性的理想選擇。需要頻繁或快速寫入的內存應用程序。示例包括數據收集,其中對于要求工業控制的地方來說,周期可能是至關重要的串行閃存或eeprom的長寫時間會導致數據丟失。FM25040B為串行用戶提供了巨大的好處EEPROM或閃存作為硬件的替代品。這個FM25040B采用高速SPI總線,增強了f-ram技術的高速寫能力。裝置規格保證在汽車-E溫度范圍內溫度范圍為-40℃至+125℃。

功能概述

FM25040B是一個串行F-RAM存儲器。內存數組是邏輯組織為512×8位,使用工業標準串行外圍接口(spi)總線。這個F-RAM的功能操作類似于串行閃存和串行EEPROM。FM25040B的主要區別具有相同引腳的串行閃存或EEPROM是f-ram具有卓越的寫性能、高耐久性和低功耗耗電量。FM25040B與Cypress的不同fm25040通過將其性能提高到14mhz并添加支持SPI模式3。這使得fm25040b成為替換大多數支持模式的4-kbit SPI EEPROM0和3。存儲器結構當訪問fm25040b時,用戶地址為512每個8個數據位的位置。這八個數據位移位連續進出。使用spi訪問地址協議,包括芯片選擇(允許多個設備在總線上),一個包含上地址位的操作碼,以及字地址。字地址由下面的8個地址組成位。9位的完整地址指定每個字節的地址獨特地。FM25040B的大多數功能都由SPI控制接口或由車載電路處理。訪問時間內存操作本質上是零,超過時間需要串行協議。也就是說,存儲器被讀取或以spi總線的速度寫入。不像連環閃光或EEPROM,無需輪詢設備是否準備就緒條件,因為寫入以總線速度發生。當一個新的總線事務可以轉移到設備中,一個寫操作已經完成。這在界面中有更詳細的解釋部分。

注意:FM25040B不包含電源管理電路而不是簡單的內部上電復位電路。它是用戶的確保VDD在數據表公差范圍內的責任以防止錯誤操作。建議零件為芯片激活時未斷電。串行外圍接口-SPI總線FM25040B是一個SPI從設備,運行速度更快到14兆赫。高速串行總線提供spi主機的高性能串行通信。許多普通微控制器具有硬件SPI端口,允許直接接口。使用微控制器的普通端口引腳。這個FM25040B在SPI模式0和3下工作。SPI概述SPI是一個四針接口,帶有芯片選擇(CS),串行輸入(SI)、串行輸出(SO)和串行時鐘(SCK)引腳。spi是一個同步串行接口,它使用時鐘和用于內存訪問的數據管腳,并支持上的多個設備數據總線。SPI總線上的設備使用CS激活引腳。芯片選擇、時鐘和數據之間的關系通過spi模式。此設備支持SPI模式0和3。在在這兩種模式下,數據在上升時都被記錄到F-RAM中從CS運行后的第一個上升沿開始的SCK邊緣主動的。spi協議由操作碼控制。這些操作碼指定從總線主設備到從設備的命令。激活CS后,從總線傳輸的第一個字節master是操作碼。根據操作碼,任何地址和然后傳輸數據。CS必須在操作完成,然后才能發出新的操作碼。spi協議中常用的術語如下:主端spi主設備控制spi總線上的操作。安spi總線可能只有一個主節點和一個或多個從節點設備。所有的從站共用同一條SPI總線主設備可以使用cs pin選擇任何從設備。所有的操作必須由激活通過將從設備的CS銷拉低從設備。主人還生成sck和si上的所有數據傳輸所以線路和這個時鐘是同步的。SPI從站主設備通過芯片激活spi從設備選擇線條。從設備從spi獲取sck作為輸入master和所有的通信都與此同步時鐘。spi從機從不在spi上啟動通信總線,僅根據主機的指示操作。fm25040b作為spi從機運行,可以共享spi與其他spi從設備的總線。芯片選擇(CS)要選擇任何從設備,主設備需要下拉對應的CS引腳。任何指令都可以發給從機僅當CS引腳低時才使用設備。當設備沒有選擇,忽略通過si引腳的數據,串行輸出引腳(SO)保持高阻抗狀態。注:新指令必須從CS的下降沿開始。因此,每個活動芯片只能發出一個操作碼選擇“循環”。串行時鐘(SCK)串行時鐘由SPI主機和CS運行后,通信與該時鐘同步低。FM25040B啟用SPI模式0數據傳輸(si/so)spi數據總線由兩條串行數據線si和so組成溝通。si也被稱為master out slave in(mosi)所以被稱為主從出(miso)。這個master通過si pin向slave發出指令,而從機通過SO引腳響應。多個從設備可以共享前面描述的si和so行。fm25040b有兩個單獨的si和so管腳,可以與主機連接。對于沒有專用SPI總線的微控制器,可使用通用端口。減少硬件控制器上的資源,可以連接兩個數據把銷子(si,so)綁在一起,把固定銷子和wp銷子綁在一起。圖顯示了這樣的配置,它只使用三個管腳。最高有效位(msb)spi協議要求傳輸的第一個位是最高有效位(msb)。這對地址和數據傳輸。4-kbit串行f-ram需要一個操作碼,包括地址位,以及用于任何讀或寫操作的字地址。字地址由較低的8位地址組成。這個9位完整地址唯一指定每個字節地址。串行操作碼選擇從設備后,CS變低,第一個接收的字節被視為預期操作的操作碼。fm25040b使用標準操作碼進行內存訪問。無效的操作碼如果接收到無效的操作碼,則忽略該操作碼,并且設備忽略si引腳上的任何附加串行數據,直到CS的下一個下降沿,SO引腳保持三態。狀態寄存器FM25040B有一個8位狀態寄存器。狀態中的位寄存器用于配置設備。

SPI模式

FM25040B可以由帶SPI的微控制器驅動外圍設備以以下兩種模式之一運行:spi模式0(cpol=0,cpha=0)spi模式3(cpol=1,cpha=1)對于這兩種模式,輸入數據在上升時鎖定從CS運行后的第一個上升沿開始的SCK邊緣主動的。如果時鐘從高狀態(模式3)開始,則第一個考慮時鐘切換后的上升沿。輸出數據在SCK的下降沿上可用。兩種SPI模式傳輸數據是:模式0時SCK保持在0模式3的SCK保持在1設備從SCK引腳的狀態檢測SPI模式當通過降低CS引腳選擇設備時。如果選擇設備時SCK引腳低,SPI模式0為假設SCK引腳高,則在SPI模式3下工作。

wren-設置寫入啟用閂鎖FM25040B將在禁用寫操作的情況下通電。鷦鷯命令必須在任何寫操作之前發出。發送wren操作碼允許用戶發布后續操作碼用于寫操作。其中包括寫入狀態寄存器(wrsr)和寫入內存(write)。發送wren操作碼會導致內部寫入啟用要設置閂鎖。狀態寄存器中的一個標志位,稱為WEL,指示閂鎖的狀態。wel='1'表示寫入被允許。試圖在狀態寄存器中寫入WEL位對該位的狀態沒有影響-只有鷦鷯操作碼可以設置這個位。WEL鉆頭將在上升時自動清除wrdi、wrsr或write操作后的cs邊緣。這可防止進一步寫入狀態寄存器或F-RAM沒有另一個wren命令的數組。圖說明了wren命令總線配置。注:狀態寄存器中的寫入啟用閂鎖(WEL)位執行內存寫入后,FM25040B部分未清除內存位置從0x100到0x1FF的(寫)操作。

存儲器操作

SPI接口,它能夠提供高時鐘頻率,突出了F-RAM技術的快速寫入能力。與串行閃存和eeprom不同,fm25040b可以執行以總線速度順序寫入。不需要頁面注冊可以執行任意數量的順序寫入。寫操作所有寫入內存的操作都以wren操作碼開始。寫作操作碼包括存儲器地址的高位。位3操作碼對應于上地址位(A8)。下一個字節是地址(a7-a0)的較低8位。總共9位指定寫入操作的第一個字節的地址。后續字節是按順序寫入的數據字節。地址在內部遞增,只要總線主機繼續發布時鐘并保持CS低。如果最后一個地址達到1FH時,計數器將滾動到000h。數據為先寫入msb。cs的上升沿終止寫入操作。注意當突發寫入到達受?;さ目櫚刂肥?,自動地址增量停止和所有后續數據設備將忽略為寫入而接收的字節。eeprom使用頁緩沖區來增加其寫吞吐量。這彌補了該技術固有的寫慢操作。F-RAM內存沒有頁緩沖區,因為每個字節在完成后立即寫入f-ram數組打卡上班(八點后)。這允許任何數量的無頁緩沖區延遲的寫入字節。請注意,如果在寫入操作過程中斷電,則僅最后完成的字節將被寫入。讀取操作在CS下降沿之后,總線主控可以發出一個讀操作碼。讀取的操作碼包括存儲器的高位地址操作碼中的位3對應于上地址位(A8)。下一個字節是地址的下8位(a7-a0)。總共,9位指定讀取的第一個字節的地址操作在操作碼和地址發出后,設備在接下來的八個時鐘上輸出讀取的數據。國際單位制輸入是讀取數據字節時忽略。后續字節是數據字節,按順序讀出地址是只要總線主機繼續問題時鐘和CS低。如果1FH的最后地址是到達時,計數器將回滾到000h。首先讀取msb數據。cs的上升沿終止讀取操作并三態SO PIN。


技術文章分類
相關技術文章